Layout Optimization in VLSI Design: Network Theory and Applications, cartea 8
Editat de Bing Lu, Ding-Zhu Du, S. Sapatnekaren Limba Engleză Paperback – 23 noi 2010
| Toate formatele și edițiile | Preț | Express |
|---|---|---|
| Paperback (1) | 948.82 lei 6-8 săpt. | |
| Springer Us – 23 noi 2010 | 948.82 lei 6-8 săpt. | |
| Hardback (1) | 957.38 lei 6-8 săpt. | |
| Springer Us – 31 dec 2001 | 957.38 lei 6-8 săpt. |
Din seria Network Theory and Applications
- 20%
Preț: 955.32 lei - 18%
Preț: 917.87 lei - 20%
Preț: 958.63 lei - 20%
Preț: 621.64 lei - 20%
Preț: 625.45 lei - 20%
Preț: 1237.95 lei - 20%
Preț: 632.26 lei - 18%
Preț: 933.31 lei - 20%
Preț: 617.38 lei - 15%
Preț: 617.25 lei - 20%
Preț: 617.06 lei - 20%
Preț: 623.89 lei - 20%
Preț: 954.16 lei - 20%
Preț: 1122.08 lei - 20%
Preț: 954.82 lei
Preț: 948.82 lei
Preț vechi: 1186.02 lei
-20% Nou
Puncte Express: 1423
Preț estimativ în valută:
167.92€ • 196.93$ • 147.23£
167.92€ • 196.93$ • 147.23£
Carte tipărită la comandă
Livrare economică 27 ianuarie-10 februarie 26
Preluare comenzi: 021 569.72.76
Specificații
ISBN-13: 9781441952066
ISBN-10: 1441952063
Pagini: 300
Ilustrații: VIII, 288 p.
Dimensiuni: 155 x 235 x 16 mm
Greutate: 0.42 kg
Ediția:2001
Editura: Springer Us
Colecția Springer
Seria Network Theory and Applications
Locul publicării:New York, NY, United States
ISBN-10: 1441952063
Pagini: 300
Ilustrații: VIII, 288 p.
Dimensiuni: 155 x 235 x 16 mm
Greutate: 0.42 kg
Ediția:2001
Editura: Springer Us
Colecția Springer
Seria Network Theory and Applications
Locul publicării:New York, NY, United States
Public țintă
ResearchCuprins
1. Integrated Floorplanning and Interconnect Planning.- 2. Interconnect Planning.- 3. Modern Standard-cell Placement Techniques.- 4. Non-Hanan Optimization for Global VLSI Interconnect.- 5. Techniques for Timing-Driven Routing.- 6. Interconnect Modeling and Design with Consideration of Inductance.- 7. Modeling and Characterization of IC Interconnects and Packagings for the Signal Intergrity Verification on High-Performance VLSI Circuits.- 8. Tradeoffs in Digital Binary Adder Design: the Effects of Floorplanning, Number of Levels of Metals, and Supply Voltage on Performance and Area.