Analog Layout Generation for Performance and Manufacturability: The Springer International Series in Engineering and Computer Science, cartea 501
Autor Koen Lampaert, Georges Gielen, Willy M.C. Sansenen Limba Engleză Paperback – 9 dec 2010
Destinată cercetătorilor, inginerilor de design analogic și studenților avansați, Analog Layout Generation for Performance and Manufacturability abordează una dintre cele mai persistente provocări din industria semiconductorilor: automatizarea layout-ului circuitelor integrate analogice. În timp ce designul digital beneficiază de un grad înalt de automatizare, cel analogic rămâne adesea un proces manual, predispus la erori din cauza sensibilității extreme la elementele parazite. Remarcăm faptul că autorii nu se limitează la simpla optimizare geometrică, ci propun o metodologie originală în care instrumentele de proiectare sunt ghidate direct de constrângerile de performanță ale circuitului.
Ne-a atras atenția modul în care lucrarea tratează compromisul dintre performanță și fabricabilitate. Dacă Analog Layout Synthesis de Helmut E Graeb v-a oferit cadrul teoretic al sintezei, această carte oferă instrumentele practice pentru gestionarea paraziților fără a trece prin etape intermediare de generare a constrângerilor. Structura este riguros organizată pe etapele critice ale fluxului EDA (Electronic Design Automation): după o introducere necesară, capitolele 3, 4 și 5 detaliază generarea modulelor, amplasarea și rutarea, culminând cu detalii de implementare și concluzii care validează strategia propusă. Merită menționat că autorii introduc un criteriu nou pentru detectabilitatea defectelor, integrându-l în algoritmul de rutare pentru a asigura nu doar funcționalitatea, ci și o testabilitate optimă a produsului final. Este o resursă tehnică densă, esențială pentru cei care dezvoltă instrumente de tip CAD sau lucrează la frontiera integrării sistemelor analog-digitale.
Din seria The Springer International Series in Engineering and Computer Science
- 18%
Preț: 1177.92 lei - 18%
Preț: 921.36 lei - 20%
Preț: 615.32 lei - 20%
Preț: 621.64 lei - 20%
Preț: 618.96 lei - 24%
Preț: 847.29 lei - 20%
Preț: 622.37 lei - 20%
Preț: 950.07 lei - 20%
Preț: 621.01 lei - 18%
Preț: 903.90 lei - 20%
Preț: 950.72 lei - 18%
Preț: 919.85 lei - 15%
Preț: 621.23 lei - 18%
Preț: 913.32 lei - 18%
Preț: 1173.85 lei - 15%
Preț: 619.12 lei - 18%
Preț: 904.83 lei - 18%
Preț: 904.83 lei - 20%
Preț: 1234.64 lei - 20%
Preț: 1725.82 lei - 20%
Preț: 945.61 lei -
Preț: 381.30 lei - 20%
Preț: 610.19 lei - 18%
Preț: 1193.58 lei - 20%
Preț: 622.65 lei - 20%
Preț: 1234.18 lei - 18%
Preț: 911.89 lei - 20%
Preț: 625.45 lei - 15%
Preț: 617.25 lei - 18%
Preț: 1179.97 lei - 15%
Preț: 624.94 lei - 15%
Preț: 618.83 lei - 20%
Preț: 620.83 lei - 18%
Preț: 923.62 lei - 15%
Preț: 619.25 lei - 18%
Preț: 1180.20 lei - 18%
Preț: 912.45 lei
Preț: 610.82 lei
Preț vechi: 718.61 lei
-15%
Carte tipărită la comandă
Livrare economică 02-16 iunie
Specificații
ISBN-10: 1441950834
Pagini: 196
Ilustrații: XV, 175 p.
Dimensiuni: 155 x 235 x 10 mm
Greutate: 0.28 kg
Ediția:Softcover reprint of hardcover 1st ed. 1999
Editura: Springer Us
Colecția Springer
Seria The Springer International Series in Engineering and Computer Science
Locul publicării:New York, NY, United States
Public țintă
ResearchDe ce să citești această carte
Această carte este indispensabilă pentru profesioniștii care doresc să depășească limitările layout-ului manual. Cititorul câștigă o înțelegere profundă a metodologiilor care minimizează impactul paraziților asupra performanței frecvenței și zgomotului. Este un ghid practic pentru implementarea unor algoritmi de rutare ce optimizează randamentul și testabilitatea încă din faza de proiectare, reducând semnificativ timpul de lansare pe piață.
Despre autor
Dr. Koen Lampaert este un autor consacrat în portofoliul Springer și un expert în domeniu, deținând în prezent funcția de Chief Scientist la Starport Systems în Silicon Valley. Alături de el, Willy M.C. Sansen și Georges Gielen sunt nume de referință în ingineria electronică, asociați cu prestigioasa universitate KU Leuven. Expertiza lor combinată acoperă atât cercetarea academică fundamentală în domeniul circuitelor integrate, cât și aplicațiile industriale practice, fiind pionieri în dezvoltarea metodelor de automatizare pentru designul analogic și mixed-signal.
Descriere scurtă
In the past, automatic analog layout tools tried to optimize the layout without quantifying the performance degradation introduced by layout parasitics. Therefore, it was not guaranteed that the resulting layout met the specifications and one or more layout iterations could be needed. In Analog Layout Generation for Performance and Manufacturability, the authors propose a performance driven layout strategy to overcome this problem. In this methodology, the layout tools are driven by performance constraints, such that the final layout, with parasitic effects, still satisfies the specifications of the circuit. The performance degradation associated with an intermediate layout solution is evaluated at runtime using predetermined sensitivities. In contrast with other performance driven layout methodologies, the tools proposed in this book operate directly on the performance constraints, without an intermediate parasitic constraint generation step. This approach makes a completeand sensible trade-off between the different layout alternatives possible at runtime and therefore eliminates the possible feedback route between constraint derivation, placement and layout extraction.
Besides its influence on the performance, layout also has a profound impact on the yield and testability of an analog circuit. In Analog Layout Generation for Performance and Manufacturability, the authors outline a new criterion to quantify the detectability of a fault and combine this with a yield model to evaluate the testability of an integrated circuit layout. They then integrate this technique with their performance driven routing algorithm to produce layouts that have optimal manufacturability while still meeting their performance specifications.
Analog Layout Generation for Performance and Manufacturability will be of interest to analog engineers, researchers and students.