Optimal VLSI Architectural Synthesis: Area, Performance and Testability: The Springer International Series in Engineering and Computer Science, cartea 158
Autor Catherine H. Gebotys, Mohamed I. Elmasryen Limba Engleză Paperback – 28 sep 2012
Din seria The Springer International Series in Engineering and Computer Science
- 18%
Preț: 1177.92 lei - 18%
Preț: 921.36 lei - 20%
Preț: 615.32 lei - 20%
Preț: 621.64 lei - 15%
Preț: 618.83 lei - 20%
Preț: 618.96 lei - 24%
Preț: 847.29 lei - 20%
Preț: 619.58 lei - 20%
Preț: 950.07 lei - 20%
Preț: 621.01 lei - 18%
Preț: 903.90 lei - 20%
Preț: 950.72 lei - 18%
Preț: 919.85 lei - 15%
Preț: 617.89 lei - 18%
Preț: 913.32 lei - 18%
Preț: 1173.85 lei - 15%
Preț: 619.12 lei - 18%
Preț: 911.64 lei - 18%
Preț: 904.83 lei - 20%
Preț: 1234.64 lei - 20%
Preț: 1715.99 lei - 20%
Preț: 1235.72 lei - 20%
Preț: 945.61 lei -
Preț: 376.90 lei - 20%
Preț: 608.65 lei - 18%
Preț: 1186.41 lei - 20%
Preț: 619.58 lei - 20%
Preț: 1229.54 lei - 18%
Preț: 909.21 lei - 20%
Preț: 625.45 lei - 15%
Preț: 617.25 lei - 15%
Preț: 622.29 lei - 15%
Preț: 618.83 lei - 18%
Preț: 923.62 lei - 15%
Preț: 616.95 lei - 18%
Preț: 1180.20 lei
Preț: 908.45 lei
Preț vechi: 1107.86 lei
-18%
Puncte Express: 1363
Preț estimativ în valută:
160.62€ • 189.31$ • 140.29£
160.62€ • 189.31$ • 140.29£
Carte tipărită la comandă
Livrare economică 09-23 aprilie
Specificații
ISBN-13: 9781461367970
ISBN-10: 1461367972
Pagini: 308
Ilustrații: XIV, 289 p.
Dimensiuni: 155 x 235 x 16 mm
Greutate: 0.44 kg
Ediția:1992
Editura: Springer Us
Colecția Springer
Seria The Springer International Series in Engineering and Computer Science
Locul publicării:New York, NY, United States
ISBN-10: 1461367972
Pagini: 308
Ilustrații: XIV, 289 p.
Dimensiuni: 155 x 235 x 16 mm
Greutate: 0.44 kg
Ediția:1992
Editura: Springer Us
Colecția Springer
Seria The Springer International Series in Engineering and Computer Science
Locul publicării:New York, NY, United States
Public țintă
ResearchCuprins
I: Introduction.- 1. Global VLSI Design Cycle.- 2. Behavioral and Structural Interfaces.- II: Review And Background.- 3. State of the Art Synthesis.- 4. Introduction to Integer Programming.- III: Optimal Architectural Synthesis With Interfaces.- 5. A Methodology for Architectural Synthesis.- 6. Simultaneous Scheduling, and Selection and Allocation Of Functional Units.- 7. Oasic: Area-Delay Constrained Architectural Synthesis.- 8. Support for Algorithmic Constructs.- 9. Interface Constraints.- 10. Oasic Synthesis Results.- IV: Testable Architectural Synthesis.- 11. Testability in Architectural Synthesis.- 12. The Catree Architectural Synthesis With Testability.- V: Summary and Future Research.- 13. Summary and Future Research.- References.